YFB-VPX4400 主控板采用标准 VPX 架构进行设计,负责完成低轨卫星地基基站时统设备的时间戳信息、1PPS 信息、10MHz 时钟变频、分配以及和扩展千兆网口的工作。其硬件架构从功能上可划分为电源模块、时钟模块、时间戳和 1PPS 处理模块、交换机接口模块、背板接口模块等。
1)SoC芯片:UCP4008;
2)支持电源管理、欠压过压保护、电源监控、温度监测,板级时钟同步管理;
3)输出8路SYSREF和5路20MHz时钟,实现设备内部板卡时钟同步;
4)复制传输时间戳信息和1PPS信息;
5) 前出5个千兆网口,后出1个万兆网口;
6) 供电电源:12V;
7) 工作温度:-40℃至+85℃;
8) 板卡尺寸: 233.35mm*160mm。